This website requires JavaScript.
入驻
发布

高速AD-AD9226

殺出浪浪山(WX:MY173625)
发布于2023-07-13 18:11:28
CC BY 分类: 侵权投诉
销量: 9
7
12
0
简介:

65M高速ADC

应用场景:

FPGA驱动ADC进行高速信号的采集,DSP处理

一.产品简介

基于AD9226的高速ADC采集卡,内含一路高速ADC,12位,65M数据采样速率,输入端0~2V电压,配合FPGA可实现各种数据处理。


二.应用场景

本项目适合于高速AD采集,进行DSP处理,如:FFT、IIR、FIR滤波器,通信系统调制等等,可直接接FPGA使用。


三.产品概述

本项目是基于AD9226的高数ADC采集,输入阻抗设计位50Ω,ADC前端调理电路为:AD8138(AD8132通用)的全差分电路设计,使用差分输入抑制共模噪声和干扰。由于采用了平衡的信号处理方式,这种方法能将动态范围提高2倍,进而改善系统总体性能。输入差分信号时才能获得最佳ADC性能。调理输入到AD的信号经过低通滤波(抗混叠滤波器)可更好的消除信号中的杂波分量,利于信号的后期处理。板卡的接口只可以直接连接FPGA的。本项目的数字地、模拟地、数字电源、模拟电源是分开的,可以最大程度上的避免数字信号对模拟信号的干扰,以获得最理想的模拟信号。PCB设计采用的是四层板设计,拥有完整的地平面和电源平面,可减少各种干扰。


四.产品参数

1.电源+5、-5双电源供电

2.高信噪比

3.12位宽,补码输出

4.最高采样速率:65M

5.输入阻抗50Ω

6.输入信号范围:0~2V

7.数字输出:CMOS(3.3V)

高速AD-AD9226硬件项目图1


五.使用说明:

1.本项目主要用于高速电压信号的采集,提供底层的FPGA驱动代码(verilog xilinx平台)。

2.信号输入端的电压峰峰值不可超过2V否则会烧毁ADC芯片。

3.如果需要修改放大倍数,可修改Rx、Ry,Rb,Ra电阻进行配置。

4.电阻R3、R4选焊一个零Ω电阻,用于连接模拟地数字地

5.电源电压不可超过+-5V,否则会烧毁芯片


六.备注:

1.数字输出端可能需要加排阻(保护FPGA),争对自己情况而定(FPGA本卡本身有排阻)。

2.测试驱动代码(verilog)以及上传到附件中,可以下载测试,平台是vivado 19.2.(通过ILA观察波形)

3数字接口的连接器可以根据自己的情况,灵活选在焊接排母或者排插。

4.电源一定要按照丝印连接!!!

5.C3、C4、R2、R1,构成低通滤波器,可以根据自己信号的频率适当调整,获得最好的结果,目前的滤波截至频率是ADC的最大采样率半

6.预估成本:AD9226:180¥;运放AD8138:20¥;合计成本250¥以内。

7.说明:U13,U14,U15,U16,U18原件可以替换为:C7171(立创商城)

七.测试视频:

视频展示了如下功能:信号发生器给出1Mhz频率、500mv的信号,通过FPGA采集处理,ILA抓取信号,电脑上显示波形。



AD9266 高速ADC
最近更新时间 2023-07-13 18:11:28
描述
PCB
元件清单
原理图
附件
讨论