This website requires JavaScript.
发布

高速AD-3PA1030

pgtbXxU39R 发布于2024-06-21 16:57:54 CC CC0协议 分类: 侵权投诉
销量: 6
5
2
0
简介:

50M-10位ADC

应用场景:

FPGA驱动ADC进行高速信号的采集,DSP处理

一.产品简介

基于3pa1030的高速ADC采集卡,内含一路高速ADC,10位,50M数据采样速率,输入端±1V电压,配合FPGA可实现各种数据处理。


二.应用场景

本项目适合于高速AD采集,进行DSP处理,如:FFT、IIR、FIR滤波器,通信系统调制等等,可直接接FPGA使用。


三.产品概述

1.本项目是基于3pa1030的高数ADC采集,输入阻抗设计位50Ω,ADC前级驱动电路使用tph2501运放对输入信号移位处理,调理输入到AD的信号经过低通滤波(抗混叠滤波器)可更好的消除信号中的杂波分量,利于信号的后期处理。

2.板卡的接口只可以直接连接FPGA的。

3.本项目的数字地、模拟地、数字电源、模拟电源是分开的,可以最大程度上的避免数字信号对模拟信号的干扰,以获得最理想的模拟信号。

4.前级运放供电电源为ad供电电压,实施了有效的电源级保护。


四.产品参数

1.电源+5单电源供电

2.高信噪比

3.10位宽,补码输出

4.最高采样速率:50M

5.输入阻抗50Ω

6.输入信号范围:-1V~+1V

7.数字输出:CMOS(3.3V)


五.使用说明:

1.本项目主要用于高速电压信号的采集。

2.信号输入端的电压峰峰值不可超过2V否则会烧毁ADC芯片。

3.电源电压不可超过+5V,否则会烧毁芯片。

如下图所示:

高速AD-3PA1030硬件项目图1



六.备注:

1.数字输出端可能需要加排阻(保护FPGA),争对自己情况而定(FPGA本卡本身有排阻)。

2.制作成本约为50元,附件含有3pa1030规格书。

3.数字接口的连接器可以根据自己的情况,灵活选在焊接排母或者排插。

4.R3为数字地和模拟地的0欧姆电阻,也可以用磁珠跳接,本模块实物直接短接。R22和LED2为电源指示灯,可选择性焊接。

5.R9,C24构成低通滤波器,可以根据自己信号的频率适当调整,获得最好的结果,目前的滤波截至频率是ADC的最大采样率半。

6.L1,C18是用做数字电源滤波用的,其中原理图标识是330R的磁珠。根据需求焊接。L1立创编号为C74764。

7.溢出标志位部分是检测输入信号是否超量程,可焊接这部分,观察LED1判别是否超量程。也可用FPGA的signaltap或ila检测ovr,判断是否超出量程。根据用户选择焊接。

8.本模块纯硬件。


七.测试视频:

视频展示了如下功能:信号发生器给出1Mhz频率、1vpp的信号,通过FPGA采集处理,signaltap抓取信号,电脑上显示波形。


ADC 3pa1030 高速ad
最近更新时间 2024-06-26 17:39:30
描述
PCB
元件清单
原理图
附件
讨论